1. 程式人生 > >高速信號采集的相關知識

高速信號采集的相關知識

所有權 軟件 tex 兼容性問題 offset 二維碼 時序 信號完整性 isp

技術分享圖片


對於高速的定義,至少要100Msps以上的,這種高速采集多用在軍工、航天、天文領域,通信現在用的也越來越多了(比如華為5G相關的項目,已經用到了3Gsps的ADC)。

當然有一些視頻相關的領域也會用到高速采集。

對於采集這塊的入門,說實話挺難的,因為成本實在是太高,通常高速的ADC價格都在千刀($美元)以上,使用的FPGA通常也需要較大的規模也要幾千刀,要做一塊多通道的高速采集板成本十幾萬人民幣很正常的。

其次是技術難度,高速采集這塊最難的是在硬件這塊,時鐘鏈路,電源質量,各種幹擾的屏蔽控制,電磁兼容性分析,信號完整性分析,要保證這一系列環節都不出錯才能做出一套可以正常工作的板子,以PCB layout為例,通常要借助很多工具和仿真軟件幫助布線和解決幹擾電磁兼容性問題。

這個沒有幾年的經驗是不可能勝任的。

除了硬件之外,高速采集和FPGA密不可分,通常高速采集都需要用到高速信號處理。

和高速采集相關的需要了解FPGA IO的結構,接口時序調整(offset約束,iodelay調整)。

和高速信號處理相關的這塊有各種常用的算法,濾波器,多速率信號處理,FFT,信道化等,FPGA資源時序優化等,這些和理論貼的比較近的可以去學習入門(當然沒有真刀實槍的經驗還是不一樣的)。

對於高速采集這塊,還有一些基本的理論知識,比如ADC的核心指標(SINAD,ENOB等),電源問題,此外高速采集多數都需要多通道同步采集,同步這塊包含(板內同步,板間同步,遠程同步等)都是可以研究的。

最後和硬件相關的就是信號完整性和電磁兼容性方面的問題,也是有比較多內容的。


版權所有權歸卿萃科技 杭州FPGA事業部,轉載請註明出處

作者:杭州卿萃科技ALIFPGA

原文地址:杭州卿萃科技FPGA極客空間 微信公眾號


技術分享圖片

掃描二維碼關註杭州卿萃科技FPGA極客空間


高速信號采集的相關知識