1. 程式人生 > >一步一步開始FPGA邏輯設計 - 高速介面之PCIe(轉)

一步一步開始FPGA邏輯設計 - 高速介面之PCIe(轉)

reference: https://blog.csdn.net/jackxu8/article/details/53288385

 


這篇文章主要針對Xilinx家V6和K7兩個系列的PFGA,在Linux和Windows兩種系統平臺下,基於Xilinx的參考案例XAPP1052的基礎上,設計實現了匯流排主控DMA(Bus Master DMA),透明映像記憶體空間和中斷機制,在實際工程實踐中得到了良好的應用,主要應用在光纖PCIe資料採集卡、FPGA加速卡、儲存子系統等所有需要和主機進行高速資料互動的場所。這篇部落格記錄了在學習、開發、除錯FPGA和主機之間的PCIe通訊介面的方方面面,記錄難免有些差錯,有任何事宜,歡迎郵件交流學習,jackxu8#163.com。需要完整設計檔案或協助進行二次開發的,也可郵件聯絡。

第一版本多以開發記錄為主,不盡完善,看得人多的話我在逐步完善,儘量講的更加清楚一下。
---------------------
作者:Jack-Xu
來源:CSDN
原文:https://blog.csdn.net/jackxu8/article/details/53288385
版權宣告:本文為博主原創文章,轉載請附上博文連結!