1. 程式人生 > >ADF4351原理圖PCB電路設計,使用經驗和建議 ——【電路模組使用心得2】

ADF4351原理圖PCB電路設計,使用經驗和建議 ——【電路模組使用心得2】

  • 照列先上原理圖和PCB(使用的AD軟體設計),原理圖上備註詳細說明,也建議大家養成這個好習慣,發現問題就及時記錄,因為很多時候當時明白,可是過段時間就忘記了~~~~

在這裡插入圖片描述

  • PCB也是採用的3D封裝,看著舒服,嘻嘻,絲印基本加好,方便除錯焊接,設計完之後一定要記得通過報告(Report)看有沒有漏連線的地方,鄙人之前就是疏忽大意漏連一根線導致開板浪費掉了……
    在這裡插入圖片描述
    - 晶片簡介
    ADF4350/ADF4351具有一個整合電壓控制振盪器(VCO),其基波輸出頻率範圍為2200 MHz至4400 MHz。此外,利用1/2/4/8/16分頻電路,使用者可以產生低至35Mhz/137.5 MHz的RF輸出頻率。對於要求隔離的應用,RF輸出級可以實現靜音。靜音功能既可以通過引腳控制,也可以通過軟體控制。同時提供輔助RF輸出,且不用時可以關斷。
    輸出頻率範圍:137.5 MHz至4400 MHz;
    小數N分頻頻率合成器和整數N分頻頻率合成器;
    具有低相位噪聲的VCO;
    可程式設計1/2/4/8/16分頻輸出;
    均方根(RMS)抖動:小於0.4 ps rms(典型值);
    電源電壓:3.0 V至3.6 V;
    邏輯相容性:1.8 V;
    可程式設計雙模預分頻器:4/5或8/9;
    可程式設計的輸出功率;
    RF輸出靜音功能;
    三線式序列介面;
    模擬和數字鎖定檢測;
    在寬頻寬內快速鎖定模式;
    周跳減少;

- 使用經驗和建議

  1. ADF4351一般作為系統的訊號源,因此它晶振非常關鍵,直接會影響AD4351出來訊號的穩定性,所以大家在選擇器件以及佈局的時候都要格外謹慎,器件一定要選擇正規大廠商的,晶振佈局的時候緊挨著主晶片,使晶振訊號線儘可能的做短,另外也可以使用外部訊號作為ADF4351的時鐘,鄙人的板子只設計了板載晶振,除錯結果也還可以。 如果是放在系統機箱裡邊的,一定要做好EMC,建議加一個獨立的遮蔽盒。
    在這裡插入圖片描述
    2. 與微控制器通訊這裡的幾個管腳可以選擇加上下拉電阻,以提高通訊訊號的穩定性,一般不焊接的情況問題也不大,當然肯定是建議焊接上保險一些哈~
    在這裡插入圖片描述
    3. 電源也非常關鍵,十分建議大家一定採用低噪聲的LDO晶片,鄙人這裡採用的是超低噪聲射頻專用晶片LP5900,效果還不錯。
    在這裡插入圖片描述

    4. 在PCB設計的時候過孔一定要加足夠,提高地訊號的完整性。
    在這裡插入圖片描述
    5. 如果自己手工焊接,一定要注意ADF4351晶片管腳不要短路了,稍有不慎可能就會燒壞片子

- 結語,總的來說ADF4351注意晶振的器件質量以及佈局佈線合理性,使用上基本沒啥問題。
下面是鄙人設計的原理圖和PCB原始檔,另附了程式僅供參考哈


連結: https://pan.baidu.com/s/11ZwsC_yG4VYksxcblDSD-Q
提取碼: rkws