1. 程式人生 > >關於濾波電容、去耦電容、旁路電容作用及其原理

關於濾波電容、去耦電容、旁路電容作用及其原理

從電路來說,總是存在驅動的源和被驅動的負載。如果負載電容比較大,驅動電路要把電容充電、放電,才能完成訊號的跳變,在上升沿比較陡峭的時候,電流比較大,這樣驅動的電流就會吸收很大的電源電流,由於電路中的電感,電阻(特別是晶片管腳上的電感,會產生反彈),這種電流相對於正常情況來說實際上就是一種噪聲,會影響前級的正常工作。這就是耦合。

去藕電容就是起到一個電池的作用,滿足驅動電路電流的變化,避免相互間的耦合干擾。

旁路電容實際也是去藕合的,只是旁路電容一般是指高頻旁路,也就是給高頻的開關噪聲提高一條低阻抗洩防途徑。高頻旁路電容一般比較小,根據諧振頻率一般是0.1u,0.01u等,而去耦合電容一般比較大,是10u或者更大,依據電路中分佈引數,以及驅動電流的變化大小來確定。

去耦和旁路都可以看作濾波。去耦電容相當於電池,避免由於電流的突變而使電壓下降,相當於濾紋波。具體容值可以根據電流的大小、期望的紋波大小、作用時間的大小來計算。去耦電容一般都很大,對更高頻率的噪聲,基本無效。旁路電容就是針對高頻來的,也就是利用了電容的頻率阻抗特性。電容一般都可以看成一個RLC串聯模型。在某個頻率,會發生諧振,此時電容的阻抗就等於其ESR。如果看電容的頻率阻抗曲線圖,就會發現一般都是一個V形的曲線。具體曲線與電容的介質有關,所以選擇旁路電容還要考慮電容的介質,一個比較保險的方法就是多並幾個電容。

去耦電容在積體電路電源和地之間的有兩個作用:一方面是本積體電路的蓄能電容,另一方面旁路掉該器件的高頻噪聲。數位電路中典型的去耦電容值是0.1μF。這個電容的分佈電感的典型值是5μH。0.1μF的去耦電容有5μH的分佈電感,它的並行共振頻率大約在7MHz左右,也就是說,對於10MHz以下的噪聲有較好的去耦效果,對40MHz以上的噪聲幾乎不起作用。1μF、10μF的電容,並行共振頻率在20MHz以上,去除高頻噪聲的效果要好一些。每10片左右積體電路要加一片充放電電容,或1個蓄能電容,可選10μF左右。最好不用電解電容,電解電容是兩層薄膜捲起來的,這種捲起來的結構在高頻時表現為電感。要使用鉭電容或聚碳酸酯電容。去耦電容的選用並不嚴格,可按C=1/F,即10MHz取0.1μF,100MHz取0.01μF。

退耦原理: (去耦即退耦)


高手和前輩們總是告訴我們這樣的經驗法則:“在電路板的電源接入端放置一個1~10μF的電容,濾除低頻噪聲;在電路板上每個器件的電源與地線之間放置一個0.01~0.1μF的電容,濾除高頻噪聲。”在書店裡能夠得到的大多數的高速PCB設計、高速數位電路設計的經典教程中也不厭其煩的引用該首選法則(老外俗稱Rule of Thumb)。但是為什麼要這樣使用呢? 

首先就我的理解介紹兩個常用的簡單概念。
什麼是旁路?旁路(Bypass),是指給訊號中的某些有害部分提供一條低阻抗的通路。電源中高頻干擾是典型的無用成分,需要將其在進入目標晶片之前提前幹掉,一般我們採用電容到達該目的。用於該目的的電容就是所謂的旁路電容(Bypass Capacitor),它利用了電容的頻率阻抗特性(理想電容的頻率特性隨頻率的升高,阻抗降低,這個地球人都知道),可以看出旁路電容主要針對高頻干擾(高是相對的,一般認為20MHz以上為高頻干擾,20MHz以下為低頻紋波)。

什麼是退耦?退耦(Decouple), 
最早用於多級電路中,為保證前後級間傳遞訊號而不互相影響各級靜態工作點的而採取的措施。在電源中退耦表示,當晶片內部進行開關動作或輸出發生變化時,需 要瞬時從電源線上抽取較大電流,該瞬時的大電流可能導致電源線上電壓的降低,從而引起對自身和其他器件的干擾。為了減少這種干擾,需要在晶片附近設定一個 儲電的“小水池”以提供這種瞬時的大電流能力。

在電源電路中,旁路和退耦都是為了減少電源噪聲。旁路主要是為了減少電源上的噪聲對器件本身的干擾(自我保護);退耦是為了減少器件產生的噪聲對電源的干擾(家醜不外揚)。有人說退耦是針對低頻、旁路是針對高頻,我認為這樣說是不準確的,高速晶片內部開關操作可能高達上GHz,由此引起對電源線的干擾明顯已經不屬於低頻的範圍,為此目的的退耦電容同樣需要有很好的高頻特性。本文以下討論中並不刻意區分退耦和旁路,認為都是為了濾除噪聲,而不管該噪聲的來源。

簡單說明了旁路和退耦之後,我們來看看晶片工作時是怎樣在電源線上產生干擾的。我們建立一個簡單的IO Buffer模型,輸出採用圖騰柱IO驅動電路,由兩個互補MOS管組成的輸出級驅動一個帶有串聯源端匹配電阻的傳輸線(傳輸線阻抗為Z0)。

設電源引腳和地引腳的封裝電感和引線電感之和分別為:Lv和Lg。兩個互補的MOS管(接地的NMOS和接電源的PMOS)簡單作為開關使用。假設初始時刻傳輸線上各點的電壓和電流均為零,在某一時刻器件將驅動傳輸線為高電平,這時候器件就需要從電源管腳吸收電流。在時間T1,使PMOS管導通,電流從PCB板上的VCC流入,流經封裝電感Lv,跨越PMOS管,串聯終端電阻,然後流入傳輸線,輸出電流幅度為VCC/(2×Z0)。電流在傳輸線網路上持續一個完整的返回(Round-Trip)時間,在時間T2結束。之後整個傳輸線處於電荷充滿狀態,不需要額外流入電流來維持。當電流瞬間湧過封裝電感Lv時,將在晶片內部的電源提供點產生電壓被拉低的擾動。該擾動在電源中被稱之為同步開關噪聲(SSN,Simultaneous Switching Noise;SSO,Simultaneous Switching Output Noise)或Delta I噪聲。

在時間T3,關閉PMOS管,這一動作不會導致脈衝噪聲的產生,因為在此之前PMOS管一直處於開啟狀態且沒有電流流過的。同時開啟NMOS管,這時傳輸線、地平面、封裝電感Lg以及NMOS管形成一回路,有瞬間電流流過開關B,這樣在晶片內部的地結點處產生參考電平點被擡高的擾動。該擾動在電源系統中被稱之為地彈噪聲(Ground Bounce,我個人讀著地tan)。

實際電源系統中存在晶片引腳、PCB走線、電源層、底層等任何互聯機都存在一定電感值,因此上面就IC級分析的SSN和地彈噪聲在進行Board Level分析時,以同樣的方式存在,而不僅僅侷限於晶片內部。就整個電源分佈系統來說(Power Distribute System)來說,這就是所謂的電源電壓塌陷噪聲。因為晶片輸出的開關操作以及晶片內部的操作,需要瞬時的從電源抽取較大的電流,而電源特性來說不能快速響應該電流變化,高速開關電源開關頻率也僅有MHz量級。為了保證晶片附近電源線上的電壓不至於因為SSN和地彈噪聲降低超過器件手冊規定的容限,這就需要在晶片附近為高速電流需求提供一個儲能電容,這就是我們所要的退耦電容。

所以電容重要分佈引數的有三個:等效串聯電阻ESR 等效串聯電感ESL 、等效並聯電阻EPR Rp 。其中最重要的是ESR、 ESL,實際在分析電容模型的時候一般只用RLC簡化模型,即分析電容的C、ESR、ESL。因為寄生引數的影響,尤其是ESL的影響,實際電容的頻率特性表現出阻抗和頻率成“V”字形的曲線,低頻時隨頻率的升高,電容阻抗降低;當到最低點時,電容阻抗等於ESR;之後隨頻率的升高,阻抗增加,表現出電感特性(歸功於ESL)。因此對電容的選擇需要考慮的不僅僅是容值,還需要綜合考慮其他因素。

所有考慮的出發點都是為了降低電源地之間的感抗(滿足電源最大容抗的條件下),在有瞬時大電流流過電源系統時,不至於產生大的噪聲干擾晶片的電源地引腳。

電容的頻率特性

當頻率很高時,電容不再被當做集總引數看待,寄生引數的影響不可忽略。寄生引數包括Rs,等效串聯電阻(ESR)和Ls等效串聯電感(ESL)。電容器實際等效電路如圖1所示,其中C為靜電容,1Rp為洩漏電阻,也稱為絕緣電阻,值越大(通常在GΩ級以上),漏電越小,效能也就越可靠。因為Pp通常很大(GΩ級以上),所以在實際應用中可以忽略,Cda和Rda分別為介質吸收電容和介質吸收電阻。介質吸收是一種有滯後性質的內部電荷分佈,它使快速放電後處於開路狀態的電容器恢復一部分電荷。

ESR和ESL對電容的高頻特性影響最大,所以常用如圖1(b)所示的串聯RLC簡化模型,可以計算出諧振頻率和等效阻抗:

 
圖1 去耦電容模型圖
 

電容器串聯RLC模型的頻域阻抗圖如圖2所示,電容器在諧振頻率以下表現為容性;在諧振頻率以上時表現為感性,此時的電容器的去耦作用逐漸減弱。同時還發現,電容器的等效阻抗隨著頻率的增大先減小後增大,等效阻抗最小值為發生在串聯諧振頻率處的ESR。
 

圖2 電容器串聯RLC模型的頻域阻抗圖
由諧振頻率式(4-8)可得出,容值大小和ESL值的變化都會影響電容器的諧振頻率,如圖3所示。由於電容在諧振點的阻抗最低,所以設計時儘量選用fR和實際工作頻率相近的電容。在工作頻率變化範圍很大的環境中,可以同時考慮一些fR較小的大電容與fR較大的小電容混合使用。
 

相關推薦

關於濾波電容電容電容作用

去耦電容的配置 推薦去耦電容不是一般稱的濾波電容,濾波電容指電源系統用的,去藕電容則是分佈在器件附近或子電路處主要用於對付器件自身或外源性噪聲的特殊濾波電容,故有特稱——去耦電容,去耦指“去除(噪聲)耦合”之意. 1、去耦電容的一般配置原則 ● 電源輸入端跨接一個10~100uF的電解電容器,如果印製電路板的

關於濾波電容電容電容作用及其原理

從電路來說,總是存在驅動的源和被驅動的負載。如果負載電容比較大,驅動電路要把電容充電、放電,才能完成訊號的跳變,在上升沿比較陡峭的時候,電流比較大,這樣驅動的電流就會吸收很大的電源電流,由於電路中的電感,電阻(特別是晶片管腳上的電感,會產生反彈),這種電流相對於正常情況來

[轉載].關於濾波電容電容電容作用

ges 理解 精確 writer 電源線 引導 集成電路 vcc pcb 濾波電容用在電源整流電路中,用來濾除交流成分。使輸出的直流更平滑。 去耦電容用在放大電路中不需要交流的地方,用來消除自激,使放大器穩定工作。 旁路電容用在有電阻連接時,接在電阻兩端使交流信號順利通

Bulk以及耦合電容作用與區別

技術交流是便宜的的部落格地址:http://blog.csdn.net/techexchangeischeap 在硬體設計中有很多種電容,各種電容的功能、種類和電容容值各不相同。按照功能劃分的話,最重要的幾種電容分別稱為:去耦電容(De-coupling Capacitor)

退電容電容濾波電容的一些區別?

退耦電容,旁路電容和濾波電容的一些區別  去耦電容: 儲能作用,減少浪湧電流。 增加電源和地之間的交流耦合(注意直流電源裡面也會有少部分交流電)。 電容值較大一般1uF~100uF之間。對於對電源濾波,大於100uF更好,不過相應成本會更高。注意如果輸出訊號濾波的

硬體電路點點滴滴“女屌逆襲”1---電容/電容

寫作原因: 最近工作重心由軟體漸漸向硬體偏移,畫pcb ,PCB 我是不感興趣的只當複習玩玩,無聊畫板之餘研究一下原理圖硬體電路設計才真正接受畫板工作的原因(因為硬體到現在還是我的“硬傷”)..... 今天在看CAN匯流排資料時突然看到can原理圖TJA1050 CAN收發

node實現電影列表 排序按照區間查詢功能重功能搜尋功能

目標 電影列表 排序、按照區間查詢功能、去重功能、搜尋功能   複習:eval函式的使用場景、陣列去重(至少你要懂得6種) 排序  ---- **.**.find().sort()  ------ (查詢所有的資

電容的一些事項和常見的0.1uF是怎麼來的

旁路電容,一般也被叫做去耦電容,在我們的佈局中往往是緊靠著IC的電源和地腳,而且往往他的容值為0.1uF,今天我們就來說說為什麼要這樣做和這樣選型。 一、為什麼旁路電容緊盯著IC不放 電線和元器件可以說是低電阻部分了,大概是0.1Ω。 一般一塊正常使用的電路板

python使用pandas模組實現檔案讀取字串處理重排序excel生成

最近學習python,用python實現一個小需求,最後寫入excel使用到pandas模組: 某中學學生在500米短跑訓練比賽中的資料,體育老師把學生成績結果記錄在檔案中(studentdata.txt),記錄格式如下: 卡納瓦, 2001-11-8,2:27,2:33,

C語言中常用的字串操作(子串分割替換前後空格遞迴實現字串反轉)

在C語言中,並沒有像java中對字串操作的封裝好的函式,在C語言中,都需要自己根據C語言函式庫來實現常用的字串操作 一、字串的分割,根據子串進行分割 #include<stdio.h>

04_仿函式轉義字元using 別名智慧指標多執行緒斷言

【目錄】 一、 仿函式 2 1、 仿函式, 2 二、 轉義字元 2 1、 去掉轉義字元R”()” 2 三、 using 別名 (與c的typedef相同) 3 四、 模板超程式設計 3 五、 智慧指標 4 1、 auto_p

玩轉Windows服務系列——DebugRelease版本的註冊和解除安裝,及其原理

Windows服務Debug版本 註冊 Services.exe -regserver 解除安裝 Services.exe -unregserver Windows服務Release版本 註冊 Services.exe -service 解除安裝 Services

Android進階:六在子線程中直接使用 Toast 及其原理

我的文章 public str toast 技術交流群 ui控件 及其 handle android進階 一般我們都把Toast當做一個UI控件在主線程顯示。但是有時候非想在子線程中顯示Toast,就會使用Handler切換到主線程顯示。 但是子線程中真的不能直接顯示Toa

十分透徹:電容原理

一、電容退耦原理   採用電容退耦是解決電源噪聲問題的主要方法。這種方法對提高瞬態電流的響應速度,降低電源分配系統的阻抗都非常有效。   對於電容退耦,很多資料中都有涉及,但是闡述的角度不同。有些是從區域性電荷儲存(即儲能)的角度來說明,有些是從電源分配系統的阻抗

電容損壞導致漏電流功耗增大——研發生產中常見的問題【一】

鄙人之前在一家消費電子公司幹了一段時間,消費電子主要是電路設計和結構上的配合,另外工作中重要的部分就是解決批量生產中遇到的各種問題,有些問題就是非常的奇葩,今天就來分享一個問題,希望能夠幫助到各位同仁。 大家都知道功耗對於消費電子產品是非常重要的,一般靜態功耗需要控制在幾十uA以下

電容的擺放問題

電容去耦的一個重要問題是電容的去耦半徑。大多數資料中都會提到電容擺放要儘量靠近晶片,多數資料都是從減小回路電感的角度來談這個擺放距離問題。確實,減小電感是一個重要原因,但是還有一個重要的原因大多數資料都沒有提及,那就是電容去耦半徑問題。如果電容擺放離晶片過遠,超出了它的去耦半徑,電容將失去它的去耦

每天總結模電-電容(一)

PCB設計過程中給電源管腳(Vcc,Vdd,1.1v,3.3v,1.8v等)加0.1uF的陶瓷電容(104),以PF為基準,1F=10^6uF=10^9nF=10^12pF,所以計算得104   為什麼要加0.1uF的陶瓷電容?   10uF,22uF,2.2uF選型放

perl指令碼遍歷資料夾及對SAC波形檔案進行儀器響應濾波等操作實現

1.  如題,perl指令碼遍歷子資料夾及對子資料夾下檔案處理: #!/usr/bin/env perl #遍歷資料夾$rawpath下的所有子目錄,並對子目錄下的檔案進行操作; my $rawpath="/home/liuyi/evt_test"; opendir (

深入晶片內部,理解電容作用

尖峰電流的形成: 數位電路輸出高電平時從電源拉出的電流Ioh和低電平輸出時灌入的電流Iol的大小一般是不同的,即:Iol>Ioh。以下圖的TTL與非門為例說明尖峰電流的形成: 輸出電壓如右圖(a)所示,理論上電源電流的波形如右圖(b),而實際的電源電流保險如右圖(

電源紋波產生的原因及電容的選取

  1.電源紋波產生的原因   首先說明一下晶片電源引腳產生紋波的原因。如下是一個典型的閘電路輸出級,當輸出為高時,Q3導通,Q4截止;相反,當輸出為低時,Q3截止,Q4導通, 這兩種狀態都在電源和地之間形成了高阻態,限制了電源的電流。       圖1 典型閘電路輸出級