AMD Zen 2架構L3快取翻倍,64核EPYC處理器有256MB的L3快取
AMD在本月初發布了64核的EPYC處理器,這款新處理器的代號是Rome,採用臺積電7nm工藝以及Zen 2架構,不過目前AMD所公佈的訊息是很少的,可以知道的是Zen 2架構在前端、浮點、快取等方面都做了改進,改善了執行單元,加倍了浮點位寬到256bit、加倍了核心密度、降低了一半的操作功耗,並且增加了PCI-E 4.0的支援。
不過隨著時間的推移更多的訊息會逐漸放到網路上,現在SiSoft SANDRA的資料庫上就出現了這款新EPYC處理器的資訊,雖然資料已經被抹除了,但 ofollow,noindex">techpowerup 已經把圖片截了下來。
這是一個雙路Rome架構EPYC處理器的系統,處理器還處於ES階段,主頻是1.4GHz,當然現階段的主頻並不重要,L2快取大小是每核心512KB,這和現在的Zen架構是一樣的,但L3快取變成了每CCX 16MB,說明了Zen2架構的L3快取比現在翻了一倍,而整個64核的EPYC處理器擁有256MB的L3快取,這L3快取的容量是相當驚人的,可能是由於Rome架構的8通道記憶體控制器和PCI-E控制器是在另外的I/O晶片上的,需要更大的L3快取來降低通訊延遲,不知道消費級Ryzen 3000系列處理器會不會也是這樣的多晶片設計,雖然我覺得主流平臺上這樣做的可能性不是很大。